首页> 外文OA文献 >FPGA Based Low Power DES Algorithm Design And Implementation using HTML Technology
【2h】

FPGA Based Low Power DES Algorithm Design And Implementation using HTML Technology

机译:基于FpGa的低功耗DEs算法设计与HTmL技术实现

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

In this particular work, we have done power analysis of DES algorithm implemented on 28nm FPGA using HTML (H-HSUL, T-TTL, M-MOBILE_DDR, L-LVCMOS) technology. In this research, we have used high performance software Xilinx ISE where we have selected four different IO Standards i.e. MOBILE_DDR, HSUL_12, LVTTL and LVCMOS (LVCMOS_15, LVCMOS_18, LVCMOS_25 and LVCMOS_33). We have done power analysis of on-chip power like clock power, signals power, IO power, leakage power and supply power. We notified our analysis at five different voltages like 0.5V, 0.8V, 1.0V, 1.2V and 1.5V.
机译:在这项特殊工作中,我们使用HTML(H-HSUL,T-TTL,M-MOBILE_DDR,L-LVCMOS)技术对在28nm FPGA上实现的DES算法进行了功耗分析。在这项研究中,我们使用了高性能软件Xilinx ISE,其中我们选择了四种不同的IO标准,即MOBILE_DDR,HSUL_12,LVTTL和LVCMOS(LVCMOS_15,LVCMOS_18,LVCMOS_25和LVCMOS_33)。我们已经对片上功率进行了功率分析,例如时钟功率,信号功率,IO功率,泄漏功率和电源功率。我们在五个不同的电压(例如0.5V,0.8V,1.0V,1.2V和1.5V)下通知了我们分析。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号